便携式应急电源
镀铜焊丝的缺陷检测方法、装置、设...
电码的自动识别方法及存储介质
基于强化学习的楼栋摆放方法、装置...
用于观测水下生物的系统及其方法
一种电子设备的空中固件差分升级方...
一种印刷模切张力自动控制系统及其...
低功耗状态监控设备
一种利用RTP扩展头部解决视频帧...
一种高衍射效率相位型空间光调制器...
一种家装板材运输用包装机器人
航空发动机精密管路及其航空发动机...
宽光谱吸收的薄膜太阳能电池及光伏...
一种基于磁通压缩的脉冲磁体装置及...
一种总线访问仲裁装置及方法
一种处理网络抖动的方法及装置
基于光芯片的数据处理方法、装置、...
一种基于小基线条件下的大畸变广角...
一种自动识别设备间网络拓扑结构的...
基于光芯片的数据处理方法、装置、...
企业介绍页面,左右侧内容分别复制到相应容器即可,起始结束位置代码已作标注
专利名称集成电路时钟树综合优化方法
申请日2019-10-23
申请号/专利号CN201911012013.X
专利权人上海大学
申请人上海大学
发明人/设计人栾志勇;闵嘉华;杨洋
公告日2020-02-18
公告号CN110807295A
法律状态审中
专利类型发明
行业分类集成电路

摘要

本发明涉及集成电路设计行业自动化EDA技术领域,提供了一种集成电路时钟树综合优化方法,包括以下步骤:S1.预设时钟树约束文件中的参数;S2.根据参数自动生成线路布局;S3.调整线路布局中寄存器的位置,使时钟源到每一个寄存器的布线长度之间的差值位于预设范围之内;S4.在时钟信号源处设置若干驱动单元,用于驱动时钟树的负载;S5.替换驱动单元,使每一个驱动单元的驱动能力相同。通过这种设计,对集成电路后端设计过程中最重要的时钟树综合设计环节进行了设计顺序的标准化,使其具有良好的通用性,从而降低了后端环节的设计门槛,降低了人力成本,提高设计效率,保证了设计质量。
  关于我们  | 帮助中心  |  服务清单  |  发展历程 |  网站地图  |  手机访问

Copyrights 2016-2020  

南京锐阳信息科技有限公司 版权所有

苏ICP备17027521号-1

地址: 南京市秦淮区永智路5号五号楼3层