便携式应急电源
镀铜焊丝的缺陷检测方法、装置、设...
电码的自动识别方法及存储介质
基于强化学习的楼栋摆放方法、装置...
用于观测水下生物的系统及其方法
一种电子设备的空中固件差分升级方...
一种印刷模切张力自动控制系统及其...
低功耗状态监控设备
一种利用RTP扩展头部解决视频帧...
一种高衍射效率相位型空间光调制器...
一种家装板材运输用包装机器人
航空发动机精密管路及其航空发动机...
宽光谱吸收的薄膜太阳能电池及光伏...
一种基于磁通压缩的脉冲磁体装置及...
一种总线访问仲裁装置及方法
一种处理网络抖动的方法及装置
基于光芯片的数据处理方法、装置、...
一种基于小基线条件下的大畸变广角...
一种自动识别设备间网络拓扑结构的...
基于光芯片的数据处理方法、装置、...
企业介绍页面,左右侧内容分别复制到相应容器即可,起始结束位置代码已作标注
专利名称集成电路中时钟树布局流程方法和时钟树偏差补偿装置
申请日2018-11-19
申请号/专利号CN201811377705.X
专利权人武汉工程大学
申请人武汉工程大学
发明人/设计人王丹丹;孙剑伟;邹连英;杨帆;李国平
公告日2019-02-22
公告号CN109376467A
法律状态审中
专利类型发明
行业分类集成电路

摘要

本发明公开了一种集成电路中时钟树布局流程方法,具体包括以下步骤:步骤1:顶层布局;步骤2:硬模块的物理实现;步骤3:提取硬模块中的时钟树信息;步骤4:硬模块间的时钟树偏差的获取;步骤5:在顶层模块T中插入时钟树树偏差补偿装置;步骤6:在顶层模块T中进行顶层时钟树的生成;步骤7:对顶层模块T中各个硬模块之间的信号互连进行布线生成;步骤8:在进行整个芯片的静态时序分析时,抽取硬模块的接口时序模型;步骤9:全芯片的静态时序分析;步骤10:物理验证。本发明可以减少时钟树层级,降低时钟树平衡的难度;同时针对此流程方法提出一种时钟树偏差补偿装置,可以有效降低硬模块间时序收敛的难度。
  关于我们  | 帮助中心  |  服务清单  |  发展历程 |  网站地图  |  手机访问

Copyrights 2016-2020  

南京锐阳信息科技有限公司 版权所有

苏ICP备17027521号-1

地址: 南京市秦淮区永智路5号五号楼3层