便携式应急电源
镀铜焊丝的缺陷检测方法、装置、设...
电码的自动识别方法及存储介质
基于强化学习的楼栋摆放方法、装置...
用于观测水下生物的系统及其方法
一种电子设备的空中固件差分升级方...
一种印刷模切张力自动控制系统及其...
低功耗状态监控设备
一种利用RTP扩展头部解决视频帧...
一种高衍射效率相位型空间光调制器...
一种家装板材运输用包装机器人
航空发动机精密管路及其航空发动机...
宽光谱吸收的薄膜太阳能电池及光伏...
一种基于磁通压缩的脉冲磁体装置及...
一种总线访问仲裁装置及方法
一种处理网络抖动的方法及装置
基于光芯片的数据处理方法、装置、...
一种基于小基线条件下的大畸变广角...
一种自动识别设备间网络拓扑结构的...
基于光芯片的数据处理方法、装置、...
企业介绍页面,左右侧内容分别复制到相应容器即可,起始结束位置代码已作标注
专利名称一种多比特并行结构串行抵消译码方法和装置
申请日2018-09-14
申请号/专利号CN201811076350.0
专利权人北京邮电大学
申请人北京邮电大学
发明人/设计人牛凯;边鑫;董超;戴金晟
公告日2019-01-25
公告号CN109274460A
法律状态审中
专利类型发明
行业分类

摘要

本发明实施例提供了一种多比特并行结构串行抵消译码方法和装置,对待译码数据帧中的数据分别进行f运算和g运算,得到对应的运算结果数据,根据第一预设使能信号和第二预设使能信号,从运算结果数据中确定备选结果数据,根据预设加速计算规则和备选结果数据,得到目标数据,将目标数据作为待译码数据帧对应的译码数据,并判断当前得到的译码数据是否达到述待译码数据帧的码长,如果否,根据目标数据更新第一预设使能信号,并继续根据第一预设使能信号和第二预设使能信号,从运算结果数据中确定备选结果数据。基于上述处理,利用预设加速计算规则实现了部分阶段的计算节点的合并,进而可以减少译码的时延。
  关于我们  | 帮助中心  |  服务清单  |  发展历程 |  网站地图  |  手机访问

Copyrights 2016-2020  

南京锐阳信息科技有限公司 版权所有

苏ICP备17027521号-1

地址: 南京市秦淮区永智路5号五号楼3层